Publications - Miroslav Líčko


Journal articles (1)

1. * Jiří Kadlec, Rudolf Matoušek, Antonín Heřmánek, Miroslav Líčko, Milan Tichý: Lattice for FPGAs using logarithmic arithmetic. Electronic Engineering 74:906 (2002), 53-56.

Conference papers (16)

1. * Zdeněk Pohl, Jan Schier, Miroslav Líčko, Antonín Heřmánek, Milan Tichý: Logarithmic arithmetic for real data types and support for Matlab/Simulink based rapid-FPGA-prototyping. Proceedings of the International Parallel and Distributed Processing Symposium. IPDPS 2003, 1-6. IEEE Computer Society Press, Los Alamitos 2003.
2. * Zdeněk Pohl, Rudolf Matoušek, Jiří Kadlec, Milan Tichý, M. Líčko: Lattice adaptive filter implementation for FPGA. FPGA 2003 ACM/SIGDA Eleventh ACM International Symposium on Field-Programmable Gate Arrays, 246. ACM, Monterey 2003.
3. * Miroslav Líčko, Jan Schier, Milan Tichý, M. Kühl: MATLAB/Simulink based methodology for rapid-FPGA-prototyping. Lecture Notes in Computer Science. 2778. Field-Programmable Logic and Applications. Proceedings of the 13th International Conference, 984-987. Springer, Berlin 2003.
4. * Miroslav Líčko, Jan Schier: FPGA Prototyping Using Extensions to MATLAB/Simulink. UK ACM SIGDA 3rd Workshop on Electronic Design Automation, 1-3. University of Southampton, Southampton 2003.
5. * Jiří Kadlec, Milan Tichý, Antonín Heřmánek, Z. Pohl, M. Líčko: Matlab Toolbox for high-level bit-exact emulation of HandelC VHDL FPGA designs. Design, Automation and Test in Europe DATE˙02, 264. IEEE, Los Alamitos 2002.
6. * Rudolf Matoušek, Miroslav Líčko, Antonín Heřmánek, C. Softley: Floating-Point-Like Arithmetic for FPGA. POSTER 2002, 2. FEL ČVUT, Praha 2002.
7. * Miroslav Líčko, Milan Tichý, Antonín Heřmánek, Rudolf Matoušek, Zdeněk Pohl: Prototyping of DSP algorithms on FPGA. POSTER 2002, 2. FEL ČVUT, Praha 2002.
8. * Miroslav Líčko, B. Métais, Milan Tichý, Rudolf Matoušek: Extension for Xilinx System Generator - logarithmic arithmetic blockset. MATLAB 2002. Sborník příspěvků 10. ročníku konference, 280-284. VŠCHT, Praha 2002.
9. * Zdeněk Pohl, M. Líčko: Utilization of the HSLA toolbox for the FPGA prototyping. MATLAB 2002. Sborník příspěvků 10. ročníku konference, 462-468. VŠCHT, Praha 2002.
10. * Jiří Kadlec, Rudolf Matoušek, Antonín Heřmánek, Miroslav Líčko, Ch. Softley: Logarithmic ALU 32-bit for Handel C 2.1 and Celoxica DK1. Celoxica User Conference. Proceedings. Celoxica, Abington 2001.   Download
11. * Jiří Kadlec, Rudolf Matoušek, Miroslav Líčko: FPGA implementation of logarithmic unit core. Embedded Intelligence 2001, 547-554. Design & Elektronik, Nürnberg 2001.
12. * Antonín Heřmánek, Jiří Kadlec, Rudolf Matoušek, Miroslav Líčko, Zdeněk Pohl: Pipelined logarithmic 32bit ALU for Celoxica DK1. Sborník příspěvků 9.ročníku konference MATLAB 2001, 72-80. VŠCHT, Praha 2001.
13. * Miroslav Líčko, Zdeněk Pohl, Rudolf Matoušek, Antonín Heřmánek: Tuning and implementation of DSP algorithms on FPGA. Sborník příspěvků 9.ročníku konference MATLAB 2001, 226-230. VŠCHT, Praha 2001.
14. * Miroslav Líčko, Rudolf Matoušek, Zdeněk Pohl: Utilization of Matlab for the logarithmic processor development. Sborník příspěvků 9.ročníku konference MATLAB 2001, 222-225. VŠCHT, Praha 2001.
15. * Antonín Heřmánek, Rudolf Matoušek, Miroslav Líčko, Jiří Kadlec: FPGA implementation of logarithmic unit. Sborník příspěvků 8. ročníku konference MATLAB 2000, 84-90. VŠCHT, Praha 2000.
16. * Miroslav Líčko, Rudolf Matoušek, Antonín Heřmánek: Alpha accelerator for RTW - Windows Target. Sborník příspěvků 8. ročníku konference MATLAB 2000, 197-201. VŠCHT, Praha 2000.

Other publications (10)

1. * Miroslav Líčko, Radim Matulík, Rudolf Matoušek, Jiří Kadlec: Prototyping Board for CAK. (Program). ÚTIA AV ČR, Praha 2003.
2. * Zdeněk Pohl, Jiří Kadlec, Miroslav Líčko, Rudolf Matoušek, Milan Tichý: Lattice IP Core used in Real-time Lattice Demo on XESS Board. (Program). ÚTIA AV ČR, Praha 2003.
3. * Rudolf Matoušek, Miroslav Líčko, Jiří Kadlec: European Logarithmic Microprocessor. (Program). ÚTIA AV ČR, Praha 2003.
4. * Miroslav Líčko, Jiří Kadlec: An Introduction to the Xilinx System Generator. (Program). ÚTIA AV ČR, Praha 2003.
5. * Miroslav Líčko: Fast Adaptive Controllers. Research Report 2068. ÚTIA AV ČR, Praha 2002.
6. * Miroslav Líčko, Jan Schier, Zdeněk Pohl, Jiří Kadlec, Milan Tichý, Rudolf Matoušek, Antonín Heřmánek: Logarithmic Arithmetic for Real Data Types and Support for MATLAB/SIMULINK Based Rapid-FPGA-Prototyping. Research Report 2069. ÚTIA AV ČR, Praha 2002.
7. * Jiří Kadlec, Rudolf Matoušek, Miroslav Líčko: FPGA Implementation of Logarithmic Unit Core. Research Report 2007. ÚTIA AV ČR, Praha 2001.
8. * Rudolf Matoušek, Miroslav Líčko, Antonín Heřmánek, Ch. Softley: Floating-Point-Like Arithmetic for FPGA. Research Report 2039. ÚTIA AV ČR, Praha 2001.
9. * Antonín Heřmánek, Jiří Kadlec, Rudolf Matoušek, Miroslav Líčko, Ch. Softley: Pipelined Logarithmic 32bit ALU for Celoxica DK1. Research Report 2034. ÚTIA AV ČR, Praha 2001.
10. * Jiří Kadlec, Antonín Heřmánek, Ch. Softley, Rudolf Matoušek, Miroslav Líčko: 32-bit Logarithmic ALU for Handel-C 2.1 and Celoxica DK1. Research Report 2037. ÚTIA AV ČR, Praha 2001.