Institute of Information Theory and Automation

You are here

Bibliography

Conference Paper (international conference)

Using Reconfigurable HW for High Dimensional CAF Computation

Heřmánek Antonín, Kuneš Michal, Kvasnička M.

: Proceeding 2006 International Conference on Field Programmable Logic and Applications, p. 641-644 , Eds: Koch A., Leong P., Boemo E.

: International Conference on Field Programmable Logic and Applications. 2006, (Madrid, ES, 28.08.2006-30.08.2006)

: CEZ:AV0Z10750506

: 1M0567, GA MŠk, ONERA20030001, GA MO

: radio location, CAF, PCL, FPGA

(eng): Adaptive filters are used in many applications of digital signal processing. Digital communications and digital video broadcasting are just two examples. The GSFAP algorithm, discussed in this paper, is characterised by convergence superior to the popular NLMS, with only slightly higher complexity. The paper deals with floating-point-like implementation of algorithm using FPGA hardware. We present an optimised core for the GSFAP, built using logarithmic arithemtic which provides very low cost multiplication and division. The design is crafted to make efficient use of the pipelined logarithmic addition units.

(cze): Základním problémem pasivní koherentní lokace (PCL) je rychlý a přesný výpočet věrohodnostní funkce (CAF). Věrohodnostní funkce představuje výkonovou spektrální hustotu kroskorelační funkce mezi přímím a odraženým signálem. Pro realizaci PCL systému je proto nezbytné vyvynout HW akcelerátor pro výpočet CAF. Tento příspěvek presentuje návrh akcelerátoru pro PC pro výpočet CAF založeném na obvodech FPGA. Výsledky ukazují, že tento akcelerátor by mohl být použit pro výpočet CAF v reálném čase.

: 09H, 09G, 09J

: JC

2019-01-07 08:39