Institute of Information Theory and Automation

You are here

Bibliography

Conference Paper (international conference)

Architecture design for FPGA implementation of finite interval CMA

Heřmánek Antonín, Schier Jan, Regalia P.

: Proceedings of the 12th European Signal Processing Conference, p. 1-4 , Eds: Hlawatsch F., Matz G., Rupp M.

: EUSIPCO 2004 /12./, (Vienna, AT, 06.09.2004-10.09.2004)

: CEZ:AV0Z1075907

: LN00B096, GA MŠk, 1ET300750402, GA AV ČR, 1ET400750408, GA AV ČR

: blind equalization, CMA, FPGA, logarithmic arithmetic

(eng): In the paper, we present the architecture design of the Finite Interval Constant Modulus Algorithm (FI-CMA) for FPGA implementation. For floating point calculations required in the algorithm we use the library based on the Logarithmic Number System (LNS). In the design, the resource reuse and minimization of the total latency is emphasized.

(cze): V článku je prezentován návrh architektury pro FPGA implementaci blokového CMA algoritmu. Pro výpočty v plovoucí řádové čárce, požadované v tomto algoritmu, byla použita aritmetická knihovna využívající logaritmickou číselnou soustavu. Návrh architektury je optimalizován pro vícenásobné využití HW prostředků a minimalizaci celkové latence

: 09J

: BD

2019-01-07 08:39